Processador de 8 Bits em Verilog HDL para FPGA
Автор: Dhene Arlis Oliveira Cavalcante da Silva
Загружено: 2025-11-27
Просмотров: 27
🚀 Processador de 8 Bits em Verilog – Do Código à FPGA!
Neste vídeo, mostro o desenvolvimento completo de uma CPU de 8 bits implementada em Verilog HDL e sintetizada em FPGA. O projeto inclui desde a especificação da arquitetura até a simulação funcional e síntese no Quartus Prime.
🔧 O que você vai ver no vídeo:
Arquitetura RISC com modelo Load/Store e memórias separadas (Harvard Modificado)
Módulos Verilog: ULA, registradores, contador de programa, memórias ROM/RAM, unidade de controle
Conjunto de 16 instruções: aritméticas, lógicas, transferência e controle de fluxo
Simulação completa no ModelSim com testbench para todas as instruções
Síntese no Quartus Prime e análise de recursos
🎯 Resultados:
CPU totalmente funcional e verificada
Baixo consumo de recursos lógicos
Base para expansões futuras como interrupções, UART e mais registradores
💡 Ideal para:
Estudantes de Engenharia, entusiastas de FPGA, makers e quem quer entender como um processador funciona por dentro!
#Verilog #FPGA #CPU #Processador #Hardware #Electronics #Quartus #ModelSim #RISC #ProjetoDeHardware
Доступные форматы для скачивания:
Скачать видео mp4
-
Информация по загрузке: