Nios II: Instanciando no VHDL e Compilando o Hardware (Parte 2)
Автор: O Código da Eletrônica
Загружено: 2025-05-05
Просмотров: 136
Continuando nossa série sobre Nios II! Neste terceiro vídeo, vamos integrar o sistema que criamos no Platform Designer ao nosso projeto principal no Quartus Prime 18.1 usando VHDL. Você aprenderá a:
Adicionar o arquivo .qip gerado pelo Platform Designer ao projeto Quartus.
Criar o arquivo VHDL Top-Level (Exemplo_Nios.vhd).
Definir a entidade e as portas (Clock, Reset, LEDs) no VHDL, usando nomes compatíveis com a placa DE10-Lite para facilitar o mapeamento de pinos.
Declarar o sistema Nios II como um component dentro da arquitetura VHDL.
Instanciar o componente Nios II (port map), conectando as portas da entidade Top-Level às portas correspondentes do sistema Nios.
Definir o arquivo VHDL como a entidade Top-Level do projeto.
Realizar a Análise e Síntese para verificar a sintaxe VHDL e a integração.
Verificar rapidamente o Pin Planner para confirmar as atribuições automáticas.
Executar a compilação completa do projeto (Fitter, Assembler, Timing Analyzer).
Programar a FPGA (DE10-Lite) com o design compilado (.sof).
Ao final deste vídeo, o hardware do seu sistema Nios II estará carregado na FPGA, pronto para a próxima etapa: o desenvolvimento do software!
Доступные форматы для скачивания:
Скачать видео mp4
-
Информация по загрузке: